品牌:TI
型号:DM3730CUS100
封装:BGA423
包装:450
年份:1711+
数量:950000
德州TI 授权代理商
联系人:Eason
电话:13312991513
QQ:1134043964
描述
高性能的dm37x代,应用处理器是基于增强的设备架构和集成在TI先进的45纳米工艺技术。这种架构的目的是提供的的ARM和图形性能,同时提供低功耗。这种性能和功耗的平衡允许设备支持以下示例应用程序:
该设备可以支持大量的住院和RTOS解决方案包括从Linux和Windows CE嵌入式钛可直接。此外,该设备是完全向后兼容以前的皮质™- A8处理器和™OMAP处理器。
这DM3730 / 25数字媒体处理器数据手册给出的DM3730 / 25应用处理器的电气和机械规格。信息包含在本数据手册适用的DM3730 / 25数字媒体处理器的商用和扩展温度版本,除非另有说明。它由以下部分组成:
描述了DM3730 / 25终端:分配、电气特性、复用和功能描述
介绍电气特性要求:功率域、工作条件、功率消耗和直流特性。
时钟规格:输入和输出时钟,数字锁相环和DLL
关于可用包装的热特性、设备命名和机械数据的描述
特性
dm3725 DM3730,数字媒体处理器:
OMAP 3架构兼容与™
ARM微处理器(微处理器)子系统
达1GHz的ARM®皮质™- A8核心,也支持300, 600和800兆赫
NEON SIMD协处理器
高性能的图像、视频、音频(iva2.2™)加速器
高达800 MHz的™TMS320C64x+ DSP核心
增强的直接存储器存取(EDMA)控制器(128通道)
视频硬件加速器
电力交易所™图形加速器(DM3730只)
基于acrchitecture提供高达20 mpoly /秒
通用可伸缩着色器引擎:多线程引擎,包含像素和顶点着色器功能
行业标准的API支持:代表1.1和2,openvg1.0
细粒度任务切换、负载平衡和电源管理
可编程高质量图像反走样
先进的超长指令字(VLIW)™TMS320C64x+ DSP核心
八个高度独立的功能单元
六个ALU(32 / 40位);支持单32位,双16位,或四8位,每个时钟周期算法
两个乘法器支持四16×16位相乘(32位结果)每时钟周期8或八×8位乘以(16位结果)每时钟周期
不支持支持的负载存储体系结构
DM3730,dm3725
-高性能图像,视频,音频-期望对错误的支持
(iva2.2tm)加速器检测程序重定向
•高达800 MHz的TMS320C64x+ DSP为核心的硬件支持TM–Modulo Loop
还支持260, 520和660 MHz的操作。
操作–C64x+ TM L1或L2存储器体系结构
•增强直接存储器存取(EDMA)•32K字节的授权程序内存/缓存
控制器(128个独立通道)(直接映射)
•视频硬件加速器,•80k L1D数据字节内存/缓存(2
–PowerVR SGX™图形加速器设置关联)
(DM3730只)•64K字节L2统一映射内存/缓存
•基于瓦片的架构交付到(4路集相联)
20 mpoly 32K字节/秒•L2共享SRAM和16K字节
•通用可伸缩着色器引擎:L2 ROM
多线程将像素–C64x+ TM指令集功能引擎
和顶点着色器功能字节可寻址(8 / 16 / 32 / 64位数据)
•工业标准API支持:8位溢出保护
代表1.1和2,openvg1.0
•位字段提取,设置,清除
细粒度任务切换、负载
•正常化、饱和、位计数平衡和电源管理
•紧凑的16位指令
•可编程高质量图像
•支持反锯齿复乘的附加指令
-超长指令字
–外部存储器接口:(VLIW)DSP TMS320C64x + TM
•SDRAM控制器(SDRC)•八高度独立的功能
单元16,32位内存控制器
总•1G字节地址空间六个ALU(32 / 40位);支持
单32位,双16位,或四位8位,-接口Low Power SDRAM
每时钟周期算术- SDRAM内存调度(SMS)和
•两个乘法器支持四个16×16位旋转发动机
每时钟倍增(32位结果)通用内存控制器
周期或八个8×8位乘以(16位(GPMC)
结果)每时钟周期- 16位宽多路复用地址/数据
z:高阻抗
–L:高阻抗有源下拉电阻
–H:高阻抗有源上拉电阻
7。复位的关系。模式:在系统控制释放时自动配置该模式。
模块复位(PRCM core_rstpwron_ret复位信号)。
8。电源:为终端的I/O缓冲区供电的电压源。
9。HYS:表明如果输入缓冲区与滞后。
10。缓冲强度:相关输出缓冲器的驱动强度。
11。拉U / D型:是指存在一个内部上拉或下拉电阻。上拉,
下拉电阻可以通过启用或禁用软件。
注:上拉/下拉驱动强度等于最小= 50 = 100μμ,典型的一个,最
250μ一(除非另有规定),除CBP球P27,P26,电池,和R25和硫化铜
N22和P24,在下拉驱动强度等于1.8 KΩ。
12。IO单元信息。
注意:不支持两个引脚配置相同的输入信号,因为它会产生意外的结果。
启用。
(15)第4.3.4湖,处理器时钟。
(16)是一个16位并行输出接口寄存器选择的决策支持系统。
(17)在opp100 100 MHz的时钟,是在L4和L4是opp50,50 MHz的时钟。
(18)rfbi _ WR必须在25 MHz。
理论计算值(19)是由下面的公式:rfbi L4时钟寄存器(价值)*(NS)。
系列外设时钟和面向框架协议(I2S、PCM、T)由于其通用性高的水平。
McBSP可以在系统级支持两种类型的数据传输:
•全周期模式,其中一个时钟周期用于传输在一个边缘上生成的数据。
并在相同的边缘捕获(稍后的一个时钟周期)。
•半周期模式,其中一个半时钟周期用于传输数据,在一个周期上生成。
边缘和捕获在对面的边缘(一个半时钟周期稍后)。注意,一个新数据是
只产生每个时钟周期,保证所需的保持时间。
接口时钟(CLKX、CLKR)激活边缘(数据/帧同步捕获和代)必须
相应地配置了外部外围设备(激活边缘功能)和数据类型
系统级所需的传输。